Circuite secvențiale
De la WikiLabs
Versiunea din 10 martie 2012 19:33, autor: Rhobincu (discuție | contribuții) (→Circuite de memorare. Registrul)
Circuitele secvențiale sunt circuitele care sunt sincronizate de un semnal de ceas, adică ale căror ieșiri nu se modifică decât pe frontul pozitiv (sau negativ, în funcție de descriere) de ceas.
Semnalul de ceas
Semnalul de ceas este un semnal periodic, care oscilează cu o anumită frecvență, numită frecvența de ceas.
Observație: Vezi sintaxa Verilog pentru a afla cum se generează un semnal de ceas în simulare.
Circuite de memorare. Registrul
Registrul este celula elementară de memorare și baza circuitelor secvențiale. Odată o valoare încarcată într-un registru, aceasta se păstrează până la suprascrierea ei cu o altă valoare.
Regulă: Încărcarea unei valori într-un registru se face doar pe frontul de ceas.
Regulă: În Verilog, încărcarea cu o valoare a unui registru se face exclusiv în blocuri always.
Regulă: Dacă un modul este secvențial atunci obligatoriu el va avea un port de intrare pentru semnalul de ceas.