Circuite integrate digitale (seminar): Diferență între versiuni
De la WikiLabs
Jump to navigationJump to search
(Pagină nouă: Plecând de la noțiunile prezentate la curs, seminarul de Circuite Integrate Digitale introduce noțiunea de limbaj de descriere hardware (HDL) și are rolul de a familiariza student...) |
Fără descriere a modificării |
||
Linia 2: | Linia 2: | ||
* [[CID Seminar 1]] - Introducere în Verilog (variabile, blocuri, module de test, module funcționale și instanțiere) | * [[CID Seminar 1]] - Introducere în Verilog (variabile, blocuri, module de test, module funcționale și instanțiere) | ||
* [[CID Seminar 2]] - | * [[CID Seminar 2]] - Instrucţiuni condiţionate, folosirea instrucţiunii ''always'' pentru definirea circuitelor combinaţionale | ||
* [[CID Seminar 3]] | * [[CID Seminar 3]] | ||
* [[CID Seminar 4]] | * [[CID Seminar 4]] | ||
* [[CID Seminar 5]] | * [[CID Seminar 5]] | ||
* [[CID Seminar 6]] | * [[CID Seminar 6]] |
Versiunea de la data 24 februarie 2014 16:11
Plecând de la noțiunile prezentate la curs, seminarul de Circuite Integrate Digitale introduce noțiunea de limbaj de descriere hardware (HDL) și are rolul de a familiariza studentul cu limbajul Verilog, precum și cu programe de simulare a circuitelor digitale (Xilinx iSim sau ModelSim).
- CID Seminar 1 - Introducere în Verilog (variabile, blocuri, module de test, module funcționale și instanțiere)
- CID Seminar 2 - Instrucţiuni condiţionate, folosirea instrucţiunii always pentru definirea circuitelor combinaţionale
- CID Seminar 3
- CID Seminar 4
- CID Seminar 5
- CID Seminar 6