Contribuțiile utilizatorului Zhascsi
De la WikiLabs
Un utilizator cu 604 modificări. Cont creat în 16 aprilie 2015.
25 februarie 2024
- 16:4025 februarie 2024 16:40 dif ist +86 Digital Integrated Circuits (lab) Fără descriere a modificării actuală
27 martie 2023
- 11:0927 martie 2023 11:09 dif ist 0 Applications 4 →top design module actuală
26 martie 2023
- 11:2626 martie 2023 11:26 dif ist +45 Digital Integrated Circuits (lab) Fără descriere a modificării
21 martie 2023
- 23:4521 martie 2023 23:45 dif ist −1 Digital Integrated Circuits (lab) →Hardware
- 23:4421 martie 2023 23:44 dif ist +36 Digital Integrated Circuits (lab) Fără descriere a modificării
- 23:4321 martie 2023 23:43 dif ist +484 Applications 4 Fără descriere a modificării
20 martie 2023
- 09:2820 martie 2023 09:28 dif ist +384 Applications 4 Fără descriere a modificării
13 martie 2023
- 10:0013 martie 2023 10:00 dif ist −53 Applications 3 →4 to 1 multiplexer, structural description actuală
- 09:4613 martie 2023 09:46 dif ist +330 Applications 3 →4 to 1 multiplexer, behavioral description
- 02:1613 martie 2023 02:16 dif ist +36 Digital Integrated Circuits (lab) Fără descriere a modificării
- 02:1013 martie 2023 02:10 dif ist +2 Applications 3 Fără descriere a modificării
- 02:0813 martie 2023 02:08 dif ist 0 Applications 3 →for statement
- 02:0313 martie 2023 02:03 dif ist +2.799 Applications 3 Fără descriere a modificării
- 01:1213 martie 2023 01:12 dif ist 0 Fișier:Half adder.png Zhascsi a încărcat o versiune nouă pentru Fișier:Half adder.png actuală
12 martie 2023
- 23:3112 martie 2023 23:31 dif ist +215 Applications 3 Fără descriere a modificării
- 22:4412 martie 2023 22:44 dif ist 0 Fișier:Mux4a.png Zhascsi a încărcat o versiune nouă pentru Fișier:Mux4a.png actuală
- 22:4312 martie 2023 22:43 dif ist 0 Fișier:Mux2.png Zhascsi a încărcat o versiune nouă pentru Fișier:Mux2.png actuală
- 22:4212 martie 2023 22:42 dif ist 0 Fișier:Mux4.png Zhascsi a încărcat o versiune nouă pentru Fișier:Mux4.png actuală
- 22:4112 martie 2023 22:41 dif ist 0 Fișier:Mux2a.png Zhascsi a încărcat o versiune nouă pentru Fișier:Mux2a.png actuală
- 22:4012 martie 2023 22:40 dif ist 0 Fișier:Mux4b.png Zhascsi a încărcat o versiune nouă pentru Fișier:Mux4b.png actuală
- 22:3212 martie 2023 22:32 dif ist 0 Fișier:Dic lab3 mux fpga.png Zhascsi a încărcat o versiune nouă pentru Fișier:Dic lab3 mux fpga.png actuală
- 13:1612 martie 2023 13:16 dif ist +30 Digital Integrated Circuits (lab) Fără descriere a modificării
- 12:1112 martie 2023 12:11 dif ist +3 Applications 2 →Exercise 4 actuală
8 martie 2023
- 00:588 martie 2023 00:58 dif ist +267 Applications 2 →Exercise 4
- 00:508 martie 2023 00:50 dif ist +10 Applications 2 →Implementation
- 00:478 martie 2023 00:47 dif ist +267 Applications 2 →Implementation
- 00:438 martie 2023 00:43 dif ist +6 Applications 2 →simulation module
- 00:438 martie 2023 00:43 dif ist −4 Applications 2 →simulation module
- 00:358 martie 2023 00:35 dif ist +21 Digital Integrated Circuits (lab) Fără descriere a modificării
- 00:358 martie 2023 00:35 dif ist +9 Applications 2 Fără descriere a modificării
- 00:288 martie 2023 00:28 dif ist +1.829 Applications 2 Fără descriere a modificării
7 martie 2023
- 23:587 martie 2023 23:58 dif ist 0 N Fișier:Dic lab2 adder2.png Fără descriere a modificării actuală
- 23:137 martie 2023 23:13 dif ist 0 Applications 2 →Testbench module
- 22:397 martie 2023 22:39 dif ist +824 Applications 2 Fără descriere a modificării
- 22:087 martie 2023 22:08 dif ist 0 N Fișier:Dic lab2 adder.png Fără descriere a modificării actuală
- 10:337 martie 2023 10:33 dif ist 0 Fișier:Dic lab2 adder fpga.png Zhascsi a încărcat o versiune nouă pentru Fișier:Dic lab2 adder fpga.png actuală
6 martie 2023
- 09:576 martie 2023 09:57 dif ist 0 Fișier:Dic lab2 adder tb.png Zhascsi a încărcat o versiune nouă pentru Fișier:Dic lab2 adder tb.png actuală
- 09:536 martie 2023 09:53 dif ist 0 Fișier:Dic lab2 adder tb.png Zhascsi a încărcat o versiune nouă pentru Fișier:Dic lab2 adder tb.png
19 februarie 2023
- 14:1619 februarie 2023 14:16 dif ist +759 Digital Integrated Circuits (lab) Redirecționarea spre Digital Integrated Circuits (old lab) a fost ștearsă Etichetă: Redirecționare ștearsă
18 februarie 2023
- 22:4418 februarie 2023 22:44 dif ist +78 Main Page Fără descriere a modificării actuală
- 22:4318 februarie 2023 22:43 dif ist +55 N Digital Integrated Circuits (lab) Zhascsi a redenumit pagina Digital Integrated Circuits (lab) în Digital Integrated Circuits (old lab) Etichetă: Redirecționare nouă
- 22:4318 februarie 2023 22:43 dif ist 0 m Digital Integrated Circuits (old lab) Zhascsi a redenumit pagina Digital Integrated Circuits (lab) în Digital Integrated Circuits (old lab) actuală
4 octombrie 2022
- 19:564 octombrie 2022 19:56 dif ist +24 Laboratorul 1 →REGS
- 19:534 octombrie 2022 19:53 dif ist +1 Laboratorul 1 →generarea secvenței de instrucțiuni
- 18:234 octombrie 2022 18:23 dif ist −4 Laboratorul 1 Fără descriere a modificării
9 mai 2022
- 09:049 mai 2022 09:04 dif ist 0 Applications 9 →Exercise 3 actuală
- 09:039 mai 2022 09:03 dif ist +7 Applications 9 →Exercise 3
- 06:589 mai 2022 06:58 dif ist +1 Applications 9 →Requirements
- 06:379 mai 2022 06:37 dif ist +157 Applications 9 →Requirements
2 mai 2022
- 06:032 mai 2022 06:03 dif ist +10 Applications 8 Fără descriere a modificării actuală
18 aprilie 2022
- 06:2918 aprilie 2022 06:29 dif ist +180 Applications 4 Fără descriere a modificării
21 martie 2022
- 00:4521 martie 2022 00:45 dif ist +37 Applications 4 Fără descriere a modificării
- 00:2321 martie 2022 00:23 dif ist +179 Applications 4 →Testbench
- 00:2021 martie 2022 00:20 dif ist +125 Applications 4 Fără descriere a modificării
- 00:1521 martie 2022 00:15 dif ist +1.514 Applications 4 Fără descriere a modificării
20 martie 2022
- 23:4420 martie 2022 23:44 dif ist 0 N Fișier:Dic lab4 caesar tb.png Fără descriere a modificării actuală
- 23:3120 martie 2022 23:31 dif ist +2.424 Applications 4 Fără descriere a modificării
- 22:5820 martie 2022 22:58 dif ist 0 N Fișier:Dic lab4 caesar.png Fără descriere a modificării actuală
- 22:5520 martie 2022 22:55 dif ist 0 N Fișier:Dic lab4 cipher shift.png Fără descriere a modificării actuală
13 martie 2022
- 23:5013 martie 2022 23:50 dif ist +635 Applications 3 →2 to 1 multiplexer - gate-level description
- 23:5013 martie 2022 23:50 dif ist 0 Fișier:Dic lab3 mux fpga.png Zhascsi a încărcat o versiune nouă pentru Fișier:Dic lab3 mux fpga.png
- 23:3813 martie 2022 23:38 dif ist 0 N Fișier:Dic lab3 mux fpga.png Fără descriere a modificării
- 23:3013 martie 2022 23:30 dif ist −9 Applications 3 →2 to 1 multiplexer - gate-level description
- 23:2913 martie 2022 23:29 dif ist −10 Applications 3 →1-bit half adder - structural description
- 22:5313 martie 2022 22:53 dif ist 0 Fișier:VivadoNewProjectTutorial.pdf Zhascsi a încărcat o versiune nouă pentru Fișier:VivadoNewProjectTutorial.pdf actuală
7 martie 2022
- 08:507 martie 2022 08:50 dif ist +109 Pynq-Z2 - Pinout →Pynq-Z2 - Pinout
- 07:507 martie 2022 07:50 dif ist −16 Applications 2 →Implementation
- 02:417 martie 2022 02:41 dif ist +1.098 Applications 2 Fără descriere a modificării
- 02:387 martie 2022 02:38 dif ist 0 N Fișier:Dic lab2 adder fpga.png Fără descriere a modificării
- 02:137 martie 2022 02:13 dif ist +1.110 Applications 2 Fără descriere a modificării
- 01:427 martie 2022 01:42 dif ist +4.746 Applications 2 Fără descriere a modificării
6 martie 2022
- 23:116 martie 2022 23:11 dif ist 0 N Fișier:Dic lab2 adder tb.png Fără descriere a modificării
- 22:246 martie 2022 22:24 dif ist +3.539 Applications 2 Fără descriere a modificării
28 februarie 2022
- 01:1928 februarie 2022 01:19 dif ist +189 Digital Integrated Circuits (app) Fără descriere a modificării actuală
- 01:0928 februarie 2022 01:09 dif ist 0 N Fișier:VivadoNewProjectTutorial.pdf Fără descriere a modificării
- 00:2928 februarie 2022 00:29 dif ist +60 Applications 1 Fără descriere a modificării actuală
27 februarie 2022
- 23:5427 februarie 2022 23:54 dif ist +3.328 Applications 1 Fără descriere a modificării
- 23:3527 februarie 2022 23:35 dif ist 0 N Fișier:Dic lab1 multibit ab.png Fără descriere a modificării actuală
- 22:5527 februarie 2022 22:55 dif ist 0 Fișier:Dic lab1 two pulse.png Zhascsi a încărcat o versiune nouă pentru Fișier:Dic lab1 two pulse.png actuală
- 22:5427 februarie 2022 22:54 dif ist 0 Fișier:Dic lab1 one pulse.png Zhascsi a încărcat o versiune nouă pentru Fișier:Dic lab1 one pulse.png actuală
- 22:5327 februarie 2022 22:53 dif ist 0 N Fișier:Dic lab1 multibit.png Fără descriere a modificării actuală
- 22:2727 februarie 2022 22:27 dif ist +4.464 Applications 1 Fără descriere a modificării
- 21:5027 februarie 2022 21:50 dif ist 0 N Fișier:Dic lab1 two pulse.png Fără descriere a modificării
- 21:0727 februarie 2022 21:07 dif ist 0 N Fișier:Dic lab1 one pulse.png Fără descriere a modificării
- 00:0527 februarie 2022 00:05 dif ist +201 Applications 1 →The Testbench Module
26 februarie 2022
- 23:5726 februarie 2022 23:57 dif ist 0 Fișier:Dic lab1 testbench.png Zhascsi a încărcat o versiune nouă pentru Fișier:Dic lab1 testbench.png actuală
- 23:5326 februarie 2022 23:53 dif ist 0 N Fișier:Dic lab1 testbench.png Fără descriere a modificării
- 23:2926 februarie 2022 23:29 dif ist +4 Applications 1 →The Testbench Module
- 23:2626 februarie 2022 23:26 dif ist +666 N Applications 1 Pagină nouă: == The Testbench Module == The testbench is a module used only in simulation for testing another module. It encloses the tested module (named DUT - Device Under Test) and generate...
25 ianuarie 2022
- 00:5525 ianuarie 2022 00:55 dif ist 0 Fișier:Asc lab1 fsmneumann.png Zhascsi a încărcat o versiune nouă pentru Fișier:Asc lab1 fsmneumann.png actuală
25 octombrie 2021
- 09:3225 octombrie 2021 09:32 dif ist 0 Fișier:Asc lab1 regs.png Zhascsi a încărcat o versiune nouă pentru Fișier:Asc lab1 regs.png actuală
- 09:2825 octombrie 2021 09:28 dif ist +32 Laboratorul 1 Fără descriere a modificării
- 09:0425 octombrie 2021 09:04 dif ist 0 N Fișier:Asc lab1 regs.png Fără descriere a modificării
- 09:0325 octombrie 2021 09:03 dif ist 0 Fișier:Asc lab1 ralu.png Zhascsi a încărcat o versiune nouă pentru Fișier:Asc lab1 ralu.png actuală
- 08:4425 octombrie 2021 08:44 dif ist 0 Fișier:Asc lab1 alu.png Zhascsi a încărcat o versiune nouă pentru Fișier:Asc lab1 alu.png actuală
24 octombrie 2021
- 22:2724 octombrie 2021 22:27 dif ist 0 Laboratorul 2 →Activitatea 1 actuală
- 22:2524 octombrie 2021 22:25 dif ist +1.265 Laboratorul 2 Fără descriere a modificării
- 16:2524 octombrie 2021 16:25 dif ist +34 Laboratorul 2 →Setul de instrucțiuni
- 16:2124 octombrie 2021 16:21 dif ist +456 Laboratorul 2 →Setul de instrucțiuni
- 16:1924 octombrie 2021 16:19 dif ist 0 N Fișier:Instr format.png Fără descriere a modificării actuală
5 octombrie 2021
- 11:515 octombrie 2021 11:51 dif ist +60 Arhitectura Sistemelor de Calcul →Suport software actuală
- 11:495 octombrie 2021 11:49 dif ist +21 Arhitectura Sistemelor de Calcul →Tutoriale
29 martie 2021
13 februarie 2021
- 23:3313 februarie 2021 23:33 dif ist −1 Pagina principală Fără descriere a modificării
18 decembrie 2020
- 09:4718 decembrie 2020 09:47 dif ist 0 Laboratorul 6 →Detecția dependențelor RAW actuală
4 decembrie 2020
- 08:584 decembrie 2020 08:58 dif ist 0 Arhitectura Sistemelor de Calcul Fără descriere a modificării
- 08:574 decembrie 2020 08:57 dif ist +31 N Laboratorul 5 Zhascsi a redenumit pagina Laboratorul 5 în Laboratorul 6 actuală Etichetă: Redirecționare nouă
- 08:574 decembrie 2020 08:57 dif ist 0 m Laboratorul 6 Zhascsi a redenumit pagina Laboratorul 5 în Laboratorul 6
18 iulie 2020
- 12:2218 iulie 2020 12:22 dif ist 0 Arhitectura Sistemelor de Calcul Fără descriere a modificării
23 ianuarie 2020
- 12:3723 ianuarie 2020 12:37 dif ist +5 Arhitectura Sistemelor de Calcul Fără descriere a modificării
14 ianuarie 2020
- 22:3514 ianuarie 2020 22:35 dif ist 0 Arhitectura Sistemelor de Calcul Fără descriere a modificării
10 ianuarie 2020
- 07:5510 ianuarie 2020 07:55 dif ist +144 Arhitectura Sistemelor de Calcul Fără descriere a modificării
5 ianuarie 2020
- 21:545 ianuarie 2020 21:54 dif ist +1 Laboratorul 2 →ADDR
22 noiembrie 2019
- 09:4022 noiembrie 2019 09:40 dif ist +62 Laboratorul 6 →Activitatea 2
- 09:2222 noiembrie 2019 09:22 dif ist +1 Laboratorul 6 →Salturi în pipeline
21 noiembrie 2019
- 03:3721 noiembrie 2019 03:37 dif ist −4 Laboratorul 6 →Actualizarea stării procesorului
- 03:3621 noiembrie 2019 03:36 dif ist −6 Laboratorul 6 →Actualizarea stării procesorului
- 03:3521 noiembrie 2019 03:35 dif ist +1 Laboratorul 6 →Actualizarea stării procesorului
- 03:3421 noiembrie 2019 03:34 dif ist −1 Laboratorul 6 →Actualizarea stării procesorului
- 03:3221 noiembrie 2019 03:32 dif ist +15 Laboratorul 6 →Detecția dependențelor RAW
- 03:1121 noiembrie 2019 03:11 dif ist +289 Laboratorul 6 →Activități suplimentare
- 03:0521 noiembrie 2019 03:05 dif ist +442 Laboratorul 6 Fără descriere a modificării
- 02:5921 noiembrie 2019 02:59 dif ist 0 Laboratorul 6 →Salturi în pipeline
- 02:5421 noiembrie 2019 02:54 dif ist +46 Laboratorul 6 →Avansarea rezultatului
- 02:4921 noiembrie 2019 02:49 dif ist +407 Laboratorul 6 Fără descriere a modificării
- 02:4621 noiembrie 2019 02:46 dif ist +14 Laboratorul 6 →Detecția dependențelor RAW
- 02:4521 noiembrie 2019 02:45 dif ist +310 Laboratorul 6 →Avansarea rezultatului
- 02:4221 noiembrie 2019 02:42 dif ist +1.004 Laboratorul 6 →Detecția dependențelor RAW
- 02:3221 noiembrie 2019 02:32 dif ist +684 Laboratorul 6 →Actualizarea stării procesorului
- 02:2021 noiembrie 2019 02:20 dif ist −21 Laboratorul 6 →Rularea unui program cu instrucțiuni de salt
- 01:5321 noiembrie 2019 01:53 dif ist +51 Laboratorul 6 →Actualizarea stării procesorului
- 01:5221 noiembrie 2019 01:52 dif ist +21 Laboratorul 6 →Rularea unui program cu instrucțiuni de salt
- 01:5021 noiembrie 2019 01:50 dif ist 0 Laboratorul 6 →Rularea unui program cu instrucțiuni de salt
- 01:4921 noiembrie 2019 01:49 dif ist +1.426 Laboratorul 6 →Salturi în pipeline
- 01:1921 noiembrie 2019 01:19 dif ist +9 Laboratorul 6 →Detecția dependenței de control
- 01:1821 noiembrie 2019 01:18 dif ist +1.579 Laboratorul 6 Fără descriere a modificării
20 noiembrie 2019
- 23:5920 noiembrie 2019 23:59 dif ist +81 Laboratorul 6 Fără descriere a modificării
- 23:3120 noiembrie 2019 23:31 dif ist 0 N Fișier:Asc lab5 pipeline jmp.png Fără descriere a modificării actuală
- 23:0520 noiembrie 2019 23:05 dif ist 0 N Fișier:Asc lab5 procesor jmp.png Fără descriere a modificării actuală
19 noiembrie 2019
- 23:3119 noiembrie 2019 23:31 dif ist +31 Laboratorul 6 Fără descriere a modificării
18 noiembrie 2019
- 23:2418 noiembrie 2019 23:24 dif ist +1.741 N Laboratorul 6 Pagină nouă: == Pipeline cu avansarea datelor == Procesorul implementat in laboratorul 4 are numai trei etaje pipeline. Singura dependență de date ce poate apare este cea de tip RAW între i...
- 23:2318 noiembrie 2019 23:23 dif ist 0 N Fișier:Asc lab5 pipeline fw cmp.png Fără descriere a modificării actuală
- 23:1218 noiembrie 2019 23:12 dif ist 0 N Fișier:Asc lab5 pipeline fw mux.png Fără descriere a modificării actuală
- 22:3718 noiembrie 2019 22:37 dif ist 0 N Fișier:Asc lab5 procesor fw.png Fără descriere a modificării actuală
- 20:3618 noiembrie 2019 20:36 dif ist +20 Arhitectura Sistemelor de Calcul Fără descriere a modificării
8 noiembrie 2019
- 09:388 noiembrie 2019 09:38 dif ist +4 Laboratorul 4 →EXECUTE actuală
- 09:378 noiembrie 2019 09:37 dif ist +17 Laboratorul 4 →EXECUTE
- 09:368 noiembrie 2019 09:36 dif ist +134 Laboratorul 4 →EXECUTE
7 noiembrie 2019
- 18:597 noiembrie 2019 18:59 dif ist +2 Laboratorul 4 Fără descriere a modificării
- 15:497 noiembrie 2019 15:49 dif ist +1 Laboratorul 4 →Activitatea 2
- 15:477 noiembrie 2019 15:47 dif ist −1 Laboratorul 4 →Activitatea 2
- 15:467 noiembrie 2019 15:46 dif ist +38 Laboratorul 4 Fără descriere a modificării
- 15:437 noiembrie 2019 15:43 dif ist +29 Laboratorul 4 →Activitatea 2
- 15:407 noiembrie 2019 15:40 dif ist +14 Laboratorul 4 →Activitatea 2
- 15:367 noiembrie 2019 15:36 dif ist +1.676 Laboratorul 4 Fără descriere a modificării
- 15:037 noiembrie 2019 15:03 dif ist +7 Laboratorul 4 →Testarea calculatorului
- 15:017 noiembrie 2019 15:01 dif ist −45 Laboratorul 4 →Initializare program
- 14:597 noiembrie 2019 14:59 dif ist +24 Laboratorul 4 →Initializare program
- 14:587 noiembrie 2019 14:58 dif ist −10 Laboratorul 4 →Memoria de date
- 14:537 noiembrie 2019 14:53 dif ist +77 Laboratorul 4 Fără descriere a modificării
- 14:527 noiembrie 2019 14:52 dif ist −78 Laboratorul 4 Anularea modificării 6573 făcute de Zhascsi (Discuție) Etichetă: Anulare
- 14:517 noiembrie 2019 14:51 dif ist +78 Laboratorul 4 →Procesorul pipeline
- 14:487 noiembrie 2019 14:48 dif ist +7 Laboratorul 4 Fără descriere a modificării
- 14:477 noiembrie 2019 14:47 dif ist +9 Laboratorul 4 →Procesorul pipeline
- 14:467 noiembrie 2019 14:46 dif ist +790 Laboratorul 4 →Procesorul pipeline
- 14:307 noiembrie 2019 14:30 dif ist +8 Laboratorul 4 →EXECUTE
- 14:187 noiembrie 2019 14:18 dif ist +273 Laboratorul 4 →READ
- 14:137 noiembrie 2019 14:13 dif ist +31 Laboratorul 4 →READ
- 14:087 noiembrie 2019 14:08 dif ist +4 Laboratorul 4 →Procesorul pipeline
- 14:077 noiembrie 2019 14:07 dif ist −3 Laboratorul 4 →Procesorul pipeline
- 14:057 noiembrie 2019 14:05 dif ist +15 Laboratorul 4 →Arhitectura Harvard
- 10:017 noiembrie 2019 10:01 dif ist +2.521 Laboratorul 4 Fără descriere a modificării
- 02:587 noiembrie 2019 02:58 dif ist +413 Laboratorul 4 Fără descriere a modificării
- 02:527 noiembrie 2019 02:52 dif ist +266 Laboratorul 4 →EXECUTE
- 02:477 noiembrie 2019 02:47 dif ist +1.816 Laboratorul 4 Fără descriere a modificării
- 02:137 noiembrie 2019 02:13 dif ist +1.876 Laboratorul 4 Fără descriere a modificării
- 01:537 noiembrie 2019 01:53 dif ist +1.857 Laboratorul 4 Fără descriere a modificării
- 01:317 noiembrie 2019 01:31 dif ist 0 Fișier:Asc lab4 pipeline.png Zhascsi a încărcat o versiune nouă pentru Fișier:Asc lab4 pipeline.png actuală
- 01:207 noiembrie 2019 01:20 dif ist 0 N Fișier:Asc lab4 pipeline.png Fără descriere a modificării
- 01:207 noiembrie 2019 01:20 dif ist +741 Laboratorul 4 Fără descriere a modificării
- 01:167 noiembrie 2019 01:16 dif ist 0 N Fișier:Asc lab4 procesor.png Fără descriere a modificării actuală
- 00:097 noiembrie 2019 00:09 dif ist +381 N Laboratorul 4 Pagină nouă: == Arhitectura Harvard == Arhitectura de calculator Harvard are magistrale distincte pentru accesul la program și la date, permițând astfel citirea unei instrucțiuni în paral...
- 00:097 noiembrie 2019 00:09 dif ist 0 N Fișier:Asc lab4 harvard.png Fără descriere a modificării actuală
- 00:067 noiembrie 2019 00:06 dif ist 0 N Fișier:Harvard.png Fără descriere a modificării actuală
6 noiembrie 2019
- 23:466 noiembrie 2019 23:46 dif ist −2 Arhitectura Sistemelor de Calcul Fără descriere a modificării
- 23:466 noiembrie 2019 23:46 dif ist +22 Arhitectura Sistemelor de Calcul Fără descriere a modificării
18 octombrie 2019
- 09:1018 octombrie 2019 09:10 dif ist +4 Laboratorul 2 →ADDR
- 09:1018 octombrie 2019 09:10 dif ist +5 Laboratorul 2 →PC
- 08:4618 octombrie 2019 08:46 dif ist +4 Laboratorul 2 →Initializare program
17 octombrie 2019
- 14:4517 octombrie 2019 14:45 dif ist +15 Laboratorul 2 →tranzițiile
11 octombrie 2019
- 11:0411 octombrie 2019 11:04 dif ist −3 Laboratorul 1 →validare RALU
- 10:5711 octombrie 2019 10:57 dif ist 0 Laboratorul 1 →ALU
- 10:5411 octombrie 2019 10:54 dif ist +11 Laboratorul 2 →Testarea calculatorului
- 10:5211 octombrie 2019 10:52 dif ist +57 Laboratorul 2 →UCP
- 09:4011 octombrie 2019 09:40 dif ist +57 Laboratorul 2 →Multiplexorul căii comune de date
- 09:3911 octombrie 2019 09:39 dif ist +941 Laboratorul 2 →Procesorul
10 octombrie 2019
- 15:1210 octombrie 2019 15:12 dif ist +870 Laboratorul 2 →semnalele de control
- 13:3910 octombrie 2019 13:39 dif ist +517 Laboratorul 2 Fără descriere a modificării
- 13:3210 octombrie 2019 13:32 dif ist −46 Laboratorul 2 →tranzițiile
- 13:3110 octombrie 2019 13:31 dif ist 0 Laboratorul 2 →semnalele de control
- 13:2710 octombrie 2019 13:27 dif ist 0 Laboratorul 2 →tranzițiile
- 13:2610 octombrie 2019 13:26 dif ist +121 Laboratorul 2 →Modulul de top (calculatorul)
- 13:2110 octombrie 2019 13:21 dif ist +892 Laboratorul 2 Fără descriere a modificării
- 13:1310 octombrie 2019 13:13 dif ist +2.066 Laboratorul 2 →Memoria
- 12:5110 octombrie 2019 12:51 dif ist +24 Laboratorul 2 →Memoria
- 12:4910 octombrie 2019 12:49 dif ist +534 Laboratorul 2 Fără descriere a modificării
- 09:1510 octombrie 2019 09:15 dif ist +288 Laboratorul 2 →UCP
- 09:1410 octombrie 2019 09:14 dif ist +772 Laboratorul 2 →UCP
- 09:1210 octombrie 2019 09:12 dif ist +2.551 Laboratorul 2 →Procesorul
- 08:4410 octombrie 2019 08:44 dif ist +4 Laboratorul 2 →Setul de instrucțiuni
- 08:4110 octombrie 2019 08:41 dif ist +1 Laboratorul 2 →Setul de instrucțiuni
- 08:4110 octombrie 2019 08:41 dif ist +142 Laboratorul 2 →Setul de instrucțiuni
- 08:4010 octombrie 2019 08:40 dif ist +15 Laboratorul 2 →Setul de instrucțiuni
- 08:3810 octombrie 2019 08:38 dif ist +733 Laboratorul 2 →Arhitectura von Neumann
- 08:2110 octombrie 2019 08:21 dif ist 0 Fișier:Asc lab1 neumann.png Zhascsi a încărcat o versiune nouă pentru Fișier:Asc lab1 neumann.png actuală
- 01:5110 octombrie 2019 01:51 dif ist 0 Fișier:Asc lab1 fsmneumann.png Zhascsi a încărcat o versiune nouă pentru Fișier:Asc lab1 fsmneumann.png
- 01:1610 octombrie 2019 01:16 dif ist 0 Laboratorul 2 →Arhitectura von Neumann
- 01:1510 octombrie 2019 01:15 dif ist 0 N Fișier:Asc lab2 microneumann.png Fără descriere a modificării actuală
9 octombrie 2019
4 octombrie 2019
- 10:594 octombrie 2019 10:59 dif ist −141 Arhitectura Sistemelor de Calcul →Tutoriale
- 10:564 octombrie 2019 10:56 dif ist +141 Arhitectura Sistemelor de Calcul →Tutoriale
- 10:524 octombrie 2019 10:52 dif ist +1 Arhitectura Sistemelor de Calcul →Tutoriale
- 10:524 octombrie 2019 10:52 dif ist +116 Arhitectura Sistemelor de Calcul →Tutoriale
- 09:294 octombrie 2019 09:29 dif ist 0 Laboratorul 1 →generarea semnalului de reset
27 septembrie 2019
- 11:4827 septembrie 2019 11:48 dif ist +201 Arhitectura Sistemelor de Calcul →Suport software
- 09:2327 septembrie 2019 09:23 dif ist −23 Laboratorul 1 →initializarea valorilor in registre
- 09:2227 septembrie 2019 09:22 dif ist +850 Laboratorul 1 →validare RALU
- 00:4627 septembrie 2019 00:46 dif ist +24 Laboratorul 1 →ALU
- 00:4527 septembrie 2019 00:45 dif ist +496 Laboratorul 1 →RALU
- 00:3927 septembrie 2019 00:39 dif ist +381 Laboratorul 1 →RALU
- 00:3427 septembrie 2019 00:34 dif ist +64 Laboratorul 1 →generarea secvenței de instrucțiuni
- 00:3227 septembrie 2019 00:32 dif ist +571 Laboratorul 1 →generarea secvenței de instrucțiuni
- 00:2627 septembrie 2019 00:26 dif ist +1.494 Laboratorul 1 Fără descriere a modificării
- 00:0127 septembrie 2019 00:01 dif ist +352 Arhitectura Sistemelor de Calcul Fără descriere a modificării
26 septembrie 2019
- 15:2826 septembrie 2019 15:28 dif ist +1 Laboratorul 1 →RALU
- 14:5726 septembrie 2019 14:57 dif ist +1.321 Laboratorul 1 →ALU
- 14:3726 septembrie 2019 14:37 dif ist −3.344 Laboratorul 1 Fără descriere a modificării
- 14:3626 septembrie 2019 14:36 dif ist +3.342 N Laboratorul 2 Pagină nouă: == Arhitectura von Neumann == Arhitectura de calculator von Neumann este caracterizată printr-o memorie unică, în care se află atât programul cât și datele, și o magistral...
- 14:3526 septembrie 2019 14:35 dif ist +20 Arhitectura Sistemelor de Calcul Fără descriere a modificării
- 14:3226 septembrie 2019 14:32 dif ist +904 Laboratorul 1 →Arhitectura von Neumann
- 14:2726 septembrie 2019 14:27 dif ist 0 N Fișier:Asc lab1 ralu.png Fără descriere a modificării
- 09:0226 septembrie 2019 09:02 dif ist +433 Laboratorul 1 Fără descriere a modificării
- 08:5926 septembrie 2019 08:59 dif ist 0 N Fișier:Asc lab1 fsmneumann.png Fără descriere a modificării
- 08:4426 septembrie 2019 08:44 dif ist −1 Laboratorul 1 →PC
- 08:4326 septembrie 2019 08:43 dif ist +105 Laboratorul 1 →Arhitectura von Neumann
- 08:4226 septembrie 2019 08:42 dif ist −24 Laboratorul 1 Fără descriere a modificării
- 08:4126 septembrie 2019 08:41 dif ist +279 Laboratorul 1 →ALU
- 08:3726 septembrie 2019 08:37 dif ist −73 Laboratorul 1 Fără descriere a modificării
- 08:3626 septembrie 2019 08:36 dif ist +905 Laboratorul 1 →ISA, ALU, RALU
- 08:2526 septembrie 2019 08:25 dif ist +513 Laboratorul 1 →Arhitectura von Neumann
- 07:4726 septembrie 2019 07:47 dif ist +456 Laboratorul 1 →Arhitectura von Neumann
- 07:4526 septembrie 2019 07:45 dif ist 0 Fișier:Asc lab1 microneumann.png Zhascsi a încărcat o versiune nouă pentru Fișier:Asc lab1 microneumann.png actuală
- 07:2326 septembrie 2019 07:23 dif ist 0 N Fișier:Asc lab1 neumann.png Fără descriere a modificării
- 00:1226 septembrie 2019 00:12 dif ist +934 Laboratorul 1 →ISA, ALU, RALU
25 septembrie 2019
- 23:5425 septembrie 2019 23:54 dif ist 0 N Fișier:Asc lab1 microneumann.png Fără descriere a modificării
- 22:4825 septembrie 2019 22:48 dif ist +605 Laboratorul 1 →ALU
- 22:0925 septembrie 2019 22:09 dif ist 0 N Fișier:Asc lab1 alu.png Fără descriere a modificării
24 septembrie 2019
- 22:1924 septembrie 2019 22:19 dif ist +1.727 N Laboratorul 1 Pagină nouă: == ISA, ALU, RALU == === ALU === Unitatea aritmetico-logică, ALU, este responsabilă de execuţia instrucţiunilor. În primul rând, după cum ne şi sugerează numele, instruc...
- 21:5124 septembrie 2019 21:51 dif ist +19 N Arhitectura Sistemelor de Calcul Pagină nouă: # Laboratorul 1
23 septembrie 2019
3 septembrie 2019
- 05:493 septembrie 2019 05:49 dif ist +85 Digital Integrated Circuits (app) Fără descriere a modificării
10 iunie 2019
- 06:2410 iunie 2019 06:24 dif ist −1 Digital Integrated Circuits (app) →Final exam - G
- 06:2310 iunie 2019 06:23 dif ist +11 Digital Integrated Circuits (app) →Final exam - G
- 06:2210 iunie 2019 06:22 dif ist +11 Digital Integrated Circuits (app) →Final exam - D
- 06:2010 iunie 2019 06:20 dif ist +77 Digital Integrated Circuits (app) →Final exam
7 iunie 2019
27 mai 2019
- 05:2727 mai 2019 05:27 dif ist +75 Digital Integrated Circuits (app) Fără descriere a modificării
23 mai 2019
- 05:4423 mai 2019 05:44 dif ist 0 N Fișier:Calc1.png Fără descriere a modificării actuală
- 05:4423 mai 2019 05:44 dif ist +219 Applications 11 Fără descriere a modificării actuală
- 05:3023 mai 2019 05:30 dif ist 0 Fișier:Calc.png Zhascsi a încărcat o versiune nouă pentru Fișier:Calc.png actuală
- 05:2923 mai 2019 05:29 dif ist 0 Fișier:Calc.png Zhascsi a încărcat o versiune nouă pentru Fișier:Calc.png
- 05:2523 mai 2019 05:25 dif ist 0 Fișier:Calc.png Zhascsi a încărcat o versiune nouă pentru Fișier:Calc.png
22 mai 2019
- 11:5622 mai 2019 11:56 dif ist +54 Applications 11 →Design hints
- 11:5522 mai 2019 11:55 dif ist +1.215 Applications 11 →Design hints
- 11:2722 mai 2019 11:27 dif ist +440 Applications 11 →Description
- 11:1922 mai 2019 11:19 dif ist 0 N Fișier:Appl11 mux wave.png Fără descriere a modificării actuală
- 07:3622 mai 2019 07:36 dif ist +1.649 N Applications 11 Pagină nouă: == Requirement == ''Design, verify and implement a calculator. It adds, subtracts or multiplies an 8 bit number to/from the current content of its accumulator. It continuously disp...
- 07:0122 mai 2019 07:01 dif ist 0 N Fișier:Calc.png Fără descriere a modificării
9 mai 2019
- 08:119 mai 2019 08:11 dif ist +50 Applications 10 →rom16x8 actuală
- 08:099 mai 2019 08:09 dif ist +275 Applications 10 →rom16x8
- 07:119 mai 2019 07:11 dif ist 0 Applications 10 Fără descriere a modificării
- 07:109 mai 2019 07:10 dif ist 0 Applications 10 →cnt_bcd
8 mai 2019
- 18:178 mai 2019 18:17 dif ist −1 Applications 10 →Verification
- 11:218 mai 2019 11:21 dif ist +39 Applications 10 →Interfaces
- 10:528 mai 2019 10:52 dif ist +6 Applications 10 →Interfaces
- 10:528 mai 2019 10:52 dif ist +404 Applications 10 Fără descriere a modificării
- 10:388 mai 2019 10:38 dif ist −2 Applications 10 →fsn_ctrl
- 10:388 mai 2019 10:38 dif ist −2 Applications 10 →Requirement
- 07:298 mai 2019 07:29 dif ist +3 Applications 10 →Verification
- 07:288 mai 2019 07:28 dif ist +4.287 N Applications 10 Pagină nouă: == Requirement == ''Design, verify and implement a triangular sequence generator. It generates a sequence of numbers that periodically increase and decrease between two configurabl...
- 06:228 mai 2019 06:22 dif ist 0 Fișier:Appl10 triangle wave.png Zhascsi a încărcat o versiune nouă pentru Fișier:Appl10 triangle wave.png actuală
- 06:158 mai 2019 06:15 dif ist 0 Fișier:Appl10 triangle wave.png Zhascsi a încărcat o versiune nouă pentru Fișier:Appl10 triangle wave.png
- 05:368 mai 2019 05:36 dif ist 0 N Fișier:Appl10 triangle wave.png Fără descriere a modificării
- 05:128 mai 2019 05:12 dif ist 0 N Fișier:Appl10 triangle.png Fără descriere a modificării actuală
25 aprilie 2019
- 07:4025 aprilie 2019 07:40 dif ist +976 Applications 9 →Exercise 3
- 07:2725 aprilie 2019 07:27 dif ist 0 N Fișier:Appl9 ex3wave.png Fără descriere a modificării actuală
- 07:0225 aprilie 2019 07:02 dif ist 0 Applications 9 →Outputs
24 aprilie 2019
- 11:4124 aprilie 2019 11:41 dif ist 0 Applications 9 →Exercise 1
- 11:4124 aprilie 2019 11:41 dif ist +108 Applications 9 →Exercise 1
- 11:3824 aprilie 2019 11:38 dif ist +1.313 Applications 9 Fără descriere a modificării
23 aprilie 2019
- 07:5323 aprilie 2019 07:53 dif ist +3 Applications 9 →State coding
- 07:4223 aprilie 2019 07:42 dif ist +48 Applications 9 →Mealy FSM
22 aprilie 2019
- 21:1322 aprilie 2019 21:13 dif ist +2.975 Applications 9 Fără descriere a modificării
- 20:4922 aprilie 2019 20:49 dif ist 0 N Fișier:Appl9 mealy wave.png Fără descriere a modificării actuală
- 20:3622 aprilie 2019 20:36 dif ist 0 N Fișier:Appl9 mealy.png Fără descriere a modificării actuală
- 20:2522 aprilie 2019 20:25 dif ist 0 Fișier:Appl9 moore wave.png Zhascsi a încărcat o versiune nouă pentru Fișier:Appl9 moore wave.png actuală
- 19:5522 aprilie 2019 19:55 dif ist +5.458 N Applications 9 Pagină nouă: <syntaxhighlight lang = "verilog"> always @(posedge clk) begin if(~rst) state <= INIT_STATE; else begin case(state) // for each state endc...
- 18:2722 aprilie 2019 18:27 dif ist 0 N Fișier:Appl9 moore wave.png Fără descriere a modificării
- 16:5322 aprilie 2019 16:53 dif ist 0 N Fișier:Appl9 moore.png Fără descriere a modificării actuală
- 16:3922 aprilie 2019 16:39 dif ist 0 Fișier:Appl9 ex1.png Zhascsi a încărcat o versiune nouă pentru Fișier:Appl9 ex1.png actuală
- 16:3422 aprilie 2019 16:34 dif ist 0 N Fișier:Appl9 ex1.png Fără descriere a modificării
17 aprilie 2019
- 19:2517 aprilie 2019 19:25 dif ist +1 Applications 8 Fără descriere a modificării
- 19:2317 aprilie 2019 19:23 dif ist +93 Applications 8 →Memory initialization file
- 19:1917 aprilie 2019 19:19 dif ist +489 Applications 8 →Memory initialization task
- 17:2017 aprilie 2019 17:20 dif ist −12 Digital Integrated Circuits (app) Fără descriere a modificării
- 17:1817 aprilie 2019 17:18 dif ist −22 Digital Integrated Circuits (app) Fără descriere a modificării
- 10:5717 aprilie 2019 10:57 dif ist +32 Applications 8 →RAM - Read-Write Memory
- 10:5017 aprilie 2019 10:50 dif ist +10 Applications 8 →RAM - Read-Write Memory
- 06:2617 aprilie 2019 06:26 dif ist +160 Applications 8 →Programmable display
- 06:2117 aprilie 2019 06:21 dif ist 0 Applications 8 Fără descriere a modificării
- 06:1917 aprilie 2019 06:19 dif ist +28 Applications 8 Fără descriere a modificării
- 06:1017 aprilie 2019 06:10 dif ist +5.444 Applications 8 Fără descriere a modificării
- 05:3817 aprilie 2019 05:38 dif ist 0 N Fișier:Appl8 ram wave.png Fără descriere a modificării actuală
- 02:3117 aprilie 2019 02:31 dif ist +29 Applications 4 Fără descriere a modificării
16 aprilie 2019
- 23:2716 aprilie 2019 23:27 dif ist +1.407 Applications 8 Fără descriere a modificării
- 22:0416 aprilie 2019 22:04 dif ist +2.372 N Applications 8 Pagină nouă: == Exercise 1 == === ROM - Read-Only Memory === Fișier: appl8_rom.png === Memory initialization task === Memory arrays may be initialized with predefined values from a text...
- 21:1816 aprilie 2019 21:18 dif ist 0 N Fișier:Appl8 ramrom.png Fără descriere a modificării actuală
- 21:1816 aprilie 2019 21:18 dif ist 0 N Fișier:Appl8 ram.png Fără descriere a modificării actuală
- 21:1716 aprilie 2019 21:17 dif ist 0 N Fișier:Appl8 rom.png Fără descriere a modificării actuală
10 aprilie 2019
- 19:1010 aprilie 2019 19:10 dif ist +16 Applications 7 →32 bit Counter : Synchronous load actuală
- 19:0910 aprilie 2019 19:09 dif ist +152 Applications 7 →32 bit Counter : Synchronous load
- 19:0810 aprilie 2019 19:08 dif ist 0 Fișier:Appl7 cnt 32 load wave.png Zhascsi a încărcat o versiune nouă pentru Fișier:Appl7 cnt 32 load wave.png actuală
- 19:0710 aprilie 2019 19:07 dif ist 0 N Fișier:Appl7 cnt 32 load wave.png Fără descriere a modificării
- 12:0610 aprilie 2019 12:06 dif ist 0 Applications 7 →32 bit Counter : Synchronous load
- 11:4210 aprilie 2019 11:42 dif ist +2.143 Applications 7 →32 bit Counter : Synchronous load
- 07:3110 aprilie 2019 07:31 dif ist −3 Applications 7 →32 bit Counter : Synchronous load
- 07:2210 aprilie 2019 07:22 dif ist +5.622 N Applications 7 Pagină nouă: The counter is one of the most used digital blocks and surely one of the best known outside the world of electronics. Any microprocessor has a program counter, without which it can...
- 07:1710 aprilie 2019 07:17 dif ist 0 N Fișier:Appl7 cnt 32 load.png Fără descriere a modificării actuală
- 06:5510 aprilie 2019 06:55 dif ist 0 N Fișier:Appl7 cnt 32 en.png Fără descriere a modificării actuală
- 06:1710 aprilie 2019 06:17 dif ist 0 Fișier:Appl7 cnt 32 led.png Zhascsi a încărcat o versiune nouă pentru Fișier:Appl7 cnt 32 led.png actuală
- 06:1610 aprilie 2019 06:16 dif ist 0 Fișier:Appl7 cnt 32 rst.png Zhascsi a încărcat o versiune nouă pentru Fișier:Appl7 cnt 32 rst.png actuală
- 06:1010 aprilie 2019 06:10 dif ist 0 N Fișier:Appl7 cnt 32 rst.png Fără descriere a modificării
- 05:1710 aprilie 2019 05:17 dif ist 0 N Fișier:Appl7 cnt 32 led.png Fără descriere a modificării
- 04:4410 aprilie 2019 04:44 dif ist 0 N Fișier:Appl7 cnt 32.png Fără descriere a modificării actuală
7 aprilie 2019
- 16:147 aprilie 2019 16:14 dif ist +841 Applications 6 →Exercise 1 actuală
4 aprilie 2019
- 05:304 aprilie 2019 05:30 dif ist +835 Applications 6 Fără descriere a modificării
- 05:194 aprilie 2019 05:19 dif ist 0 N Fișier:Shiftr4rstwave1.png Fără descriere a modificării actuală
- 05:144 aprilie 2019 05:14 dif ist +5 Applications 6 Fără descriere a modificării
- 05:124 aprilie 2019 05:12 dif ist +392 Applications 6 →Exercise 1
3 aprilie 2019
- 21:123 aprilie 2019 21:12 dif ist +14 Applications 6 →the shift operator
- 21:103 aprilie 2019 21:10 dif ist +1.010 Applications 6 Fără descriere a modificării
- 20:523 aprilie 2019 20:52 dif ist 0 N Fișier:Shiftr4rstwave.png Fără descriere a modificării actuală
- 20:233 aprilie 2019 20:23 dif ist 0 Fișier:Dreg1.png Zhascsi a încărcat o versiune nouă pentru Fișier:Dreg1.png actuală
- 20:233 aprilie 2019 20:23 dif ist 0 Fișier:Dreg1.png Zhascsi a încărcat o versiune nouă pentru Fișier:Dreg1.png
- 20:173 aprilie 2019 20:17 dif ist 0 Fișier:Dreg1.png Zhascsi a încărcat o versiune nouă pentru Fișier:Dreg1.png
- 20:163 aprilie 2019 20:16 dif ist 0 Fișier:Reg4.png Zhascsi a încărcat o versiune nouă pentru Fișier:Reg4.png actuală
- 20:163 aprilie 2019 20:16 dif ist 0 Fișier:Shiftr4.png Zhascsi a încărcat o versiune nouă pentru Fișier:Shiftr4.png actuală
- 20:163 aprilie 2019 20:16 dif ist 0 Fișier:Shiftr4rst.png Zhascsi a încărcat o versiune nouă pentru Fișier:Shiftr4rst.png actuală
- 10:573 aprilie 2019 10:57 dif ist +1 Applications 6 →clock generation in testbench
- 07:353 aprilie 2019 07:35 dif ist +3.681 Applications 6 Fără descriere a modificării
- 07:223 aprilie 2019 07:22 dif ist 0 N Fișier:Reg4wave.png Fără descriere a modificării actuală
- 07:103 aprilie 2019 07:10 dif ist 0 N Fișier:Dffwave.png Fără descriere a modificării actuală
- 06:533 aprilie 2019 06:53 dif ist 0 Fișier:Reg8.png Zhascsi a încărcat o versiune nouă pentru Fișier:Reg8.png actuală
- 06:233 aprilie 2019 06:23 dif ist 0 N Fișier:Shiftr4rst.png Fără descriere a modificării
- 06:103 aprilie 2019 06:10 dif ist 0 Fișier:Shiftr4.png Zhascsi a încărcat o versiune nouă pentru Fișier:Shiftr4.png
- 06:043 aprilie 2019 06:04 dif ist 0 Fișier:Reg4.png Zhascsi a încărcat o versiune nouă pentru Fișier:Reg4.png
- 06:023 aprilie 2019 06:02 dif ist 0 N Fișier:Shiftr4.png Fără descriere a modificării
2 aprilie 2019
- 21:582 aprilie 2019 21:58 dif ist +730 N Applications 6 Pagină nouă: == Exercise 1 == === D flip-flop === Fișier: dreg1.png the output takes the value of the input, <syntaxhighlight lang="Verilog" inline>q <= d</syntaxhighlight>, but only at...
- 21:552 aprilie 2019 21:55 dif ist 0 N Fișier:Reg4.png Fără descriere a modificării
- 21:402 aprilie 2019 21:40 dif ist 0 Fișier:Reg8.png Zhascsi a încărcat o versiune nouă pentru Fișier:Reg8.png
- 21:332 aprilie 2019 21:33 dif ist 0 N Fișier:Reg8.png Fără descriere a modificării
- 21:332 aprilie 2019 21:33 dif ist 0 Fișier:Dreg1.png Zhascsi a încărcat o versiune nouă pentru Fișier:Dreg1.png
- 21:112 aprilie 2019 21:11 dif ist 0 Fișier:Dreg1.png Zhascsi a încărcat o versiune nouă pentru Fișier:Dreg1.png
- 20:582 aprilie 2019 20:58 dif ist 0 N Fișier:Dreg1.png Fără descriere a modificării
21 martie 2019
- 12:4921 martie 2019 12:49 dif ist 0 Fișier:Bcdsum.png Zhascsi a încărcat o versiune nouă pentru Fișier:Bcdsum.png actuală
- 08:4221 martie 2019 08:42 dif ist +257 Applications 5 Fără descriere a modificării
- 08:3021 martie 2019 08:30 dif ist 0 N Fișier:Teststimuli.png Fără descriere a modificării actuală
- 06:4121 martie 2019 06:41 dif ist +106 Applications 5 →Requirements
20 martie 2019
- 20:5120 martie 2019 20:51 dif ist 0 Fișier:Digit.png Zhascsi a încărcat o versiune nouă pentru Fișier:Digit.png actuală
- 20:5020 martie 2019 20:50 dif ist 0 Fișier:Cmp.png Zhascsi a încărcat o versiune nouă pentru Fișier:Cmp.png actuală
- 20:4020 martie 2019 20:40 dif ist +47 Applications 5 →Interfaces
- 11:4720 martie 2019 11:47 dif ist +137 Applications 5 →Requirements
- 08:3620 martie 2019 08:36 dif ist +1.570 N Applications 5 Pagină nouă: == Description == Design and verify a decimal adder with 2 digit input numbers. The top level design (Figure 1) has 2 blocks, of type '''digitsum''', each block adding digits of t...
- 08:2120 martie 2019 08:21 dif ist 0 Fișier:Cmp.png Zhascsi a încărcat o versiune nouă pentru Fișier:Cmp.png
- 08:1120 martie 2019 08:11 dif ist 0 N Fișier:Cmp.png Fără descriere a modificării
- 08:0220 martie 2019 08:02 dif ist 0 N Fișier:Digit.png Fără descriere a modificării
- 07:5920 martie 2019 07:59 dif ist 0 N Fișier:Bcdsum.png Fără descriere a modificării
19 martie 2019
- 19:4419 martie 2019 19:44 dif ist 0 Digital Integrated Circuits (app) Fără descriere a modificării
13 martie 2019
- 20:1713 martie 2019 20:17 dif ist +51 Applications 4 →Exercise 1
- 20:1513 martie 2019 20:15 dif ist +80 Applications 4 →Exercise 2
- 20:1313 martie 2019 20:13 dif ist +994 Applications 4 →Exercise 3
- 20:0413 martie 2019 20:04 dif ist +562 Applications 4 →Exercise 1
- 19:5413 martie 2019 19:54 dif ist +240 Applications 4 →Exercise 1
- 19:4513 martie 2019 19:45 dif ist +728 Applications 4 →Exercise 2
- 15:3513 martie 2019 15:35 dif ist 0 Fișier:Digits.png Zhascsi a încărcat o versiune nouă pentru Fișier:Digits.png actuală
- 15:3313 martie 2019 15:33 dif ist 0 Fișier:Digits.png Zhascsi a încărcat o versiune nouă pentru Fișier:Digits.png
- 15:3113 martie 2019 15:31 dif ist 0 Fișier:Digits.png Zhascsi a încărcat o versiune nouă pentru Fișier:Digits.png
- 12:0213 martie 2019 12:02 dif ist +87 Applications 4 →Exercise 1
- 12:0113 martie 2019 12:01 dif ist +232 Applications 4 Fără descriere a modificării
- 11:5613 martie 2019 11:56 dif ist +17 Applications 4 →Exercise 1
12 martie 2019
- 09:4112 martie 2019 09:41 dif ist 0 N Fișier:Mux4b.png Fără descriere a modificării
- 09:3912 martie 2019 09:39 dif ist 0 Applications 3 →4 to 1 multiplexer - structural description
- 09:3112 martie 2019 09:31 dif ist 0 Fișier:Mux4a.png Zhascsi a încărcat o versiune nouă pentru Fișier:Mux4a.png
10 martie 2019
- 22:3910 martie 2019 22:39 dif ist +1.141 Applications 4 →Exercise 1
- 20:1010 martie 2019 20:10 dif ist 0 Fișier:App4 bcd.png Zhascsi a încărcat o versiune nouă pentru Fișier:App4 bcd.png actuală
- 20:0710 martie 2019 20:07 dif ist 0 N Fișier:App4 bcd.png Fără descriere a modificării
- 19:4610 martie 2019 19:46 dif ist 0 N Fișier:App4 multiplier.png Fără descriere a modificării actuală
- 16:4310 martie 2019 16:43 dif ist 0 N Fișier:Letters.png Fără descriere a modificării actuală
- 16:3910 martie 2019 16:39 dif ist 0 N Fișier:App4 adder.png Fără descriere a modificării actuală
- 16:2510 martie 2019 16:25 dif ist +743 N Applications 4 Pagină nouă: == Exercise 1 == Make a 7-segment display transcoder using a '''case''' block that displays values from 0 to 9. The input of the module will be called '''value''' and the ou...
- 11:4310 martie 2019 11:43 dif ist 0 Fișier:Digits.png Zhascsi a încărcat o versiune nouă pentru Fișier:Digits.png
- 11:4210 martie 2019 11:42 dif ist 0 N Fișier:Digits.png Fără descriere a modificării
- 11:3010 martie 2019 11:30 dif ist 0 Fișier:Segment.png Zhascsi a încărcat o versiune nouă pentru Fișier:Segment.png actuală
- 11:1910 martie 2019 11:19 dif ist 0 N Fișier:Segment.png Fără descriere a modificării
6 martie 2019
- 08:396 martie 2019 08:39 dif ist 0 Applications 3 →Exercise 1
- 08:386 martie 2019 08:38 dif ist +40 Applications 3 →Half adder - gate-level description
- 08:386 martie 2019 08:38 dif ist +296 Applications 3 →2 to 1 multiplexer, behavioral description
- 08:316 martie 2019 08:31 dif ist +450 Applications 3 →Half adder - gate-level description
- 08:186 martie 2019 08:18 dif ist +64 Applications 3 →2 to 1 multiplexer, behavioral description
- 08:146 martie 2019 08:14 dif ist +176 Applications 3 →2 to 1 multiplexer - gate-level description
- 08:116 martie 2019 08:11 dif ist −12 Applications 3 →1-bit half adder - structural description
- 08:106 martie 2019 08:10 dif ist +146 Applications 3 →1-bit half adder - structural description
- 08:076 martie 2019 08:07 dif ist −2 Digital Integrated Circuits (app) Fără descriere a modificării
- 08:066 martie 2019 08:06 dif ist +139 Digital Integrated Circuits (app) →Software support
- 07:416 martie 2019 07:41 dif ist 0 Fișier:QuartusNewProjectTutorial.pdf Zhascsi a încărcat o versiune nouă pentru Fișier:QuartusNewProjectTutorial.pdf actuală
5 martie 2019
- 10:205 martie 2019 10:20 dif ist +19 Applications 3 Fără descriere a modificării
- 10:195 martie 2019 10:19 dif ist +2.976 Applications 3 Fără descriere a modificării
- 09:535 martie 2019 09:53 dif ist 0 Fișier:Mux4.png Zhascsi a încărcat o versiune nouă pentru Fișier:Mux4.png
- 09:525 martie 2019 09:52 dif ist 0 Fișier:Mux2.png Zhascsi a încărcat o versiune nouă pentru Fișier:Mux2.png
- 09:205 martie 2019 09:20 dif ist 0 Fișier:Mux4a.png Zhascsi a încărcat o versiune nouă pentru Fișier:Mux4a.png
- 08:505 martie 2019 08:50 dif ist 0 N Fișier:Mux4a.png Fără descriere a modificării
4 martie 2019
- 21:124 martie 2019 21:12 dif ist +319 Applications 3 Fără descriere a modificării
- 20:554 martie 2019 20:55 dif ist +203 Applications 3 Fără descriere a modificării
- 20:504 martie 2019 20:50 dif ist +2.718 N Applications 3 Pagină nouă: === Exercise 1 === gate-level description of the 1-bit half adder Fișier: app2_sum.png Fișier: half_adder.png Use data flow description (a simpler kind of behavioral de...
- 20:324 martie 2019 20:32 dif ist 0 N Fișier:Mux4.png Fără descriere a modificării
- 20:034 martie 2019 20:03 dif ist 0 N Fișier:Mux2a.png Fără descriere a modificării
- 20:024 martie 2019 20:02 dif ist 0 N Fișier:Mux2.png Fără descriere a modificării
- 14:034 martie 2019 14:03 dif ist 0 N Fișier:Half adder.png Fără descriere a modificării
28 februarie 2019
- 06:3828 februarie 2019 06:38 dif ist −3 Applications 2 →Exercise 2
- 06:3328 februarie 2019 06:33 dif ist +99 Digital Integrated Circuits (app) →Software support
27 februarie 2019
- 11:4227 februarie 2019 11:42 dif ist 0 N Fișier:QuartusNewProjectTutorial.pdf Fără descriere a modificării
- 08:4027 februarie 2019 08:40 dif ist +21 Applications 2 →Exercise 1
- 08:4027 februarie 2019 08:40 dif ist +1.600 Applications 2 Fără descriere a modificării
- 08:0827 februarie 2019 08:08 dif ist +330 Digital Integrated Circuits (app) Fără descriere a modificării
26 februarie 2019
- 23:0526 februarie 2019 23:05 dif ist +239 N Applications 2 Pagină nouă: === Exercise 1 === Behavioral description Fișier: app2_sum.png === Exercise 2 === 2 by 2 bit multiplication Fișier: app2_mult.png === Exercise 3 === Multilevel hierar...
- 22:5226 februarie 2019 22:52 dif ist 0 N Fișier:App2 multsum.png Fără descriere a modificării actuală
- 22:4326 februarie 2019 22:43 dif ist 0 N Fișier:App2 mult.png Fără descriere a modificării actuală
- 22:3726 februarie 2019 22:37 dif ist 0 Fișier:App2 sum.png Zhascsi a încărcat o versiune nouă pentru Fișier:App2 sum.png actuală
- 22:3226 februarie 2019 22:32 dif ist 0 N Fișier:App2 sum.png Fără descriere a modificării
25 februarie 2019
- 21:5125 februarie 2019 21:51 dif ist +285 N Digital Integrated Circuits (app) Pagină nouă: # Applications 1 # Applications 2 # Applications 3 # Applications 4 # Applications 5 # Applications 6 # Assignment 1 # Applications 7 # Applications...
- 21:4325 februarie 2019 21:43 dif ist +93 Main Page Fără descriere a modificării
24 februarie 2019
- 15:2924 februarie 2019 15:29 dif ist 0 DIC Lab Work 1 →Exercise 6 actuală
- 15:2924 februarie 2019 15:29 dif ist +13 DIC Lab Work 1 →Exercise 6
- 15:2924 februarie 2019 15:29 dif ist +13 DIC Lab Work 1 →Exercise 5
5 septembrie 2018
- 12:345 septembrie 2018 12:34 dif ist −2 DIC Seminar 6 →Example 1 actuală
- 12:335 septembrie 2018 12:33 dif ist −2 DIC Seminar 6 →Example 1
- 12:205 septembrie 2018 12:20 dif ist −1 DIC Seminar 6 →Example 1
12 aprilie 2017
- 14:2312 aprilie 2017 14:23 dif ist +56 Digital Systems Design - Project →Second semester actuală
- 14:2012 aprilie 2017 14:20 dif ist +111 Digital Systems Design - Project →Design Specifications
- 14:1812 aprilie 2017 14:18 dif ist 0 N Fișier:DSD Project RISC FP Adder v1 0.pdf Fără descriere a modificării actuală
1 martie 2017
- 21:381 martie 2017 21:38 dif ist +55 CID Seminar 1 →Principalele noțiuni de Verilog introduse în acest seminar
- 21:311 martie 2017 21:31 dif ist −4 CID Seminar 1 →Exercițiul 5
23 februarie 2017
- 16:4123 februarie 2017 16:41 dif ist +4 Digital Systems Design - Project →Assignments
- 16:4023 februarie 2017 16:40 dif ist +46 Digital Systems Design - Project →Assignments
- 16:3723 februarie 2017 16:37 dif ist +153 Digital Systems Design - Project →Assignments
- 16:3623 februarie 2017 16:36 dif ist 0 N Fișier:Step by step thornton3.txt Fără descriere a modificării actuală
22 decembrie 2016
- 13:4922 decembrie 2016 13:49 dif ist +21 Object Oriented Programming →Lab Tasks actuală
- 13:1222 decembrie 2016 13:12 dif ist +5 OOP Lab Task 6 →Requirements actuală
- 13:1122 decembrie 2016 13:11 dif ist −1 OOP Lab Task 6 →Requirements
- 13:0922 decembrie 2016 13:09 dif ist +5 OOP Lab Task 6 →Requirements
- 13:0722 decembrie 2016 13:07 dif ist +5 OOP Lab Task 6 →Requirements
- 12:5422 decembrie 2016 12:54 dif ist +54 OOP Lab Task 6 →Requirements
- 12:5122 decembrie 2016 12:51 dif ist +29 OOP Lab Task 6 →Requirements
- 12:5022 decembrie 2016 12:50 dif ist −101 OOP Lab Task 6 →Requirements
- 12:4322 decembrie 2016 12:43 dif ist −62 OOP Lab Task 6 →Requirements
- 12:4022 decembrie 2016 12:40 dif ist −136 OOP Lab Task 6 →Requirements
- 02:3422 decembrie 2016 02:34 dif ist +21 Object Oriented Programming →Lab Tasks
- 01:5822 decembrie 2016 01:58 dif ist +15 OOP Lab Task 5 →Requirements actuală
- 01:5622 decembrie 2016 01:56 dif ist +122 OOP Lab Task 5 →Requirements
- 01:0822 decembrie 2016 01:08 dif ist +80 OOP Lab Task 5 →Requirements
- 01:0622 decembrie 2016 01:06 dif ist 0 OOP Lab Task 5 →Requirements
- 01:0522 decembrie 2016 01:05 dif ist +6 OOP Lab Task 5 →Requirements
- 01:0522 decembrie 2016 01:05 dif ist +870 OOP Lab Task 5 →Requirements
- 00:3822 decembrie 2016 00:38 dif ist 0 OOP Lab Task 5 →Requirements
- 00:3722 decembrie 2016 00:37 dif ist +709 OOP Lab Task 5 →Requirements
- 00:1722 decembrie 2016 00:17 dif ist −3 OOP Lab Task 5 →Requirements
- 00:1422 decembrie 2016 00:14 dif ist +9 OOP Lab Task 5 →Requirements
- 00:1322 decembrie 2016 00:13 dif ist −3 OOP Lab Task 5 →Requirements
- 00:1222 decembrie 2016 00:12 dif ist +3 OOP Lab Task 5 →Requirements
- 00:0322 decembrie 2016 00:03 dif ist −155 OOP Lab Task 5 →Requirements
20 decembrie 2016
- 14:1820 decembrie 2016 14:18 dif ist 0 Digital Systems Design - Project →Assignments
- 14:1720 decembrie 2016 14:17 dif ist +152 Digital Systems Design - Project →Assignments
- 14:1620 decembrie 2016 14:16 dif ist 0 N Fișier:Step by step thornton2.txt Fără descriere a modificării actuală
- 14:1220 decembrie 2016 14:12 dif ist +138 Digital Systems Design - Project →Design Specifications
- 14:1120 decembrie 2016 14:11 dif ist 0 N Fișier:DSD Project RISC4 MicroArch v1 0.pdf Fără descriere a modificării actuală
4 decembrie 2016
- 22:434 decembrie 2016 22:43 dif ist −1 OOP Lab Task 4 →Requirements actuală
- 22:414 decembrie 2016 22:41 dif ist +41 OOP Lab Task 4 →Requirements
- 22:234 decembrie 2016 22:23 dif ist +21 Object Oriented Programming →Lab Tasks
- 21:474 decembrie 2016 21:47 dif ist +85 OOP Lab Task 4 →Requirements
29 noiembrie 2016
- 15:3829 noiembrie 2016 15:38 dif ist 0 Fișier:2016 step by step tomasulo1.txt Zhascsi a încărcat o nouă versiune pentru Fișier:2016 step by step tomasulo1.txt actuală