Diferență între revizuiri ale paginii „Utilizator:Radu Hobincu”
De la WikiLabs
Jump to navigationJump to searchLinia 64: | Linia 64: | ||
=== Publicații === | === Publicații === | ||
− | # [[Utilizator:vali.codreanu|V. Codreanu] and R. Hobincu, "Performance Gain from Data and Control Dependency Elimination in Embedded Processors," in International Symposium on Electronics and Telecommunications, Timisoara, 2010. | + | # [[Utilizator:vali.codreanu|V. Codreanu]] and R. Hobincu, "Performance Gain from Data and Control Dependency Elimination in Embedded Processors," in International Symposium on Electronics and Telecommunications, Timisoara, 2010. |
# P. Bumbacea, V. Codreanu, R. Hobincu, L. Petrica and G. M. Stefan, "Technology driven architecture for integral parallel embedded computing," in Semiconductor Conference, Sinaia, 2010. | # P. Bumbacea, V. Codreanu, R. Hobincu, L. Petrica and G. M. Stefan, "Technology driven architecture for integral parallel embedded computing," in Semiconductor Conference, Sinaia, 2010. | ||
# R. Hobincu, V. Codreanu and L. Petrică, "GNU Compiler Collection backend port for the integral parallel architecture," Buletinul Științific UPB, 2011. | # R. Hobincu, V. Codreanu and L. Petrică, "GNU Compiler Collection backend port for the integral parallel architecture," Buletinul Științific UPB, 2011. |
Versiunea de la data 18 ianuarie 2012 16:12
Telefon: +40 (0)723 535 920
E-mail: radu.hobincu@arh.pub.ro rhobincu@gmail.com
Data și locul nașterii: 26 noiembrie 1983, Drobeta Turnu-Severin
Poziție curentă: inginer în cadrul catedrei de DCAE
Carieră
Perioadă | Organizație | Descriere |
---|---|---|
1 octombrie 2006 - prezent | Universitatea Politehnica din București | Inginer în cadrul catedrei de Dispozitive, Circuite și Aparate Electronice, cu postul de administrator de rețea, m-am ocupat și de îmbunătățirea sistemului de predare din catedră realizând platforme de laborator, infrastructură și material pentru examinări, site-ul catedrei și nu în ultimul rând, acest wiki. În acest timp am ținut și laboratoare în regim de plata cu ora la disciplinele de Circuite Integrate Digitale, Programare Orientată Obiect pentru studenții din anul II, dar și Advanced Digital Systems, pentru studenții de la master. |
15 ianuarie 2008 - 01 august 2009 | UbiCORE Technology în colaborare cu compania germană Softtech | Programator Delphi în cadrul companiei, m-am ocupat de dezvoltarea unor plug-in-uri ce permit importarea și exportarea fișierelor de tip IFC (Industry Foundation Classes) pentru aplicația Spirit CAD. |
1 Octombrie 2005 - 15 ianuarie 2008 | ubiCORE Technology | În cadrul startup-ului ubiCore Technology, m-am ocupat atât de dezvoltarea de software pentru un procesor Java (incluzând un generator de teste în limbaj de asamblare Java, un simulator la nivel de ceas al procesorului, un cross-compiler pentru același procesor) cât și de design hardware, fiind dezvolatorul modulului de memorie cache utilizat în procesorul ObjectCore. |
Educație
Perioadă | Universitate | Diplomă |
---|---|---|
1 noiembrie 2008 - 31 octombrie 2011 | Universitatea Politehnica din București, Facultatea de Electronică, Telecomunicații și Tehnologia Informației | Doctor inginer |
1 octombrie 2003 - 30 iunie 2008 | Universitatea Politehnica din București, Facultatea de Electronică, Telecomunicații și Tehnologia Informației | Inginer electronist, secția de Optoelectronică, specializarea Microelectronică |
Cunoștințe de specialitate
- Limbaje de programare
- Limbaje de descriere hardware
- Sisteme de operare
- Medii integrate de dezvoltare
- Unelte software
- Alte cunoștințe
- php
- HTML
- Javascript
- Corel
Publicații
- V. Codreanu and R. Hobincu, "Performance Gain from Data and Control Dependency Elimination in Embedded Processors," in International Symposium on Electronics and Telecommunications, Timisoara, 2010.
- P. Bumbacea, V. Codreanu, R. Hobincu, L. Petrica and G. M. Stefan, "Technology driven architecture for integral parallel embedded computing," in Semiconductor Conference, Sinaia, 2010.
- R. Hobincu, V. Codreanu and L. Petrică, "GNU Compiler Collection backend port for the integral parallel architecture," Buletinul Științific UPB, 2011.
- V. Codreanu, L. Petrică and R. Hobincu, "Increasing vector processor pipeline efficiency with a thread-interleaved controller," in International Conference on System Theory, Control and Computing, Sinaia, 2011.