Contribuții utilizator
De la WikiLabs
Jump to navigationJump to search- 22 aprilie 2021 09:02 dif ist 0 N Fișier:Divizare frecventa.png actuală
- 22 aprilie 2021 08:53 dif ist 0 N Fișier:Numarator cu reset.png actuală
- 13 aprilie 2021 06:23 dif ist +2.667 CID Aplicatii 8 actuală
- 13 aprilie 2021 06:18 dif ist 0 N Fișier:Paralel-serie.png actuală
- 12 aprilie 2021 12:42 dif ist +5.749 N CID Aplicatii 8 Pagină nouă: ==1. Registrul== Pentru a stoca date cu o dimensiune mai mare de un bit, putem folosi registre. Un registru este o colectie de bistabili ce lucreaza in paralel, folosind acelasi se...
- 12 aprilie 2021 12:37 dif ist 0 N Fișier:RAM.png actuală
- 12 aprilie 2021 12:28 dif ist 0 N Fișier:Register.png actuală
- 11 aprilie 2021 05:00 dif ist +7.548 N CID Aplicatii 7 Pagină nouă: ==1. Latch-ul== Latch-urile sunt dispozitive elementare de memorare, sensibile la nivelul semnalelor de intrare. Exemple de astfel de dispozitive sunt latch-urile de tip SR si latc... actuală
- 11 aprilie 2021 04:53 dif ist 0 N Fișier:Eliminare hazard.png actuală
- 11 aprilie 2021 04:51 dif ist 0 N Fișier:FFD Reset Asincron.svg actuală
- 11 aprilie 2021 04:48 dif ist 0 Fișier:FFD Reset Sincron.svg Gvpopescu a încărcat o versiune nouă pentru Fișier:FFD Reset Sincron.svg actuală
- 11 aprilie 2021 04:32 dif ist 0 N Fișier:FFD Reset Sincron.svg
- 11 aprilie 2021 03:31 dif ist 0 N Fișier:Bistabil D.png actuală
- 11 aprilie 2021 03:24 dif ist 0 N Fișier:Latch D.png actuală
- 11 aprilie 2021 03:15 dif ist 0 N Fișier:Latch SR.png actuală
- 27 martie 2021 10:29 dif ist +6.610 N CID Aplicatii 6 Pagină nouă: ==1. Tri-State buffer== '''Tri-State Buffer''' este un circuit care, prin intermediul unui semnal de enable, controleaza daca intrarea sa va fi conectata la iesire sau nu. In cazul... actuală
- 27 martie 2021 10:23 dif ist 0 N Fișier:Circuit comb hazard propagare.png actuală
- 27 martie 2021 10:20 dif ist 0 N Fișier:Circuit comb hazard.png actuală
- 27 martie 2021 10:17 dif ist 0 N Fișier:Comutare poarta SAU.png actuală
- 27 martie 2021 10:10 dif ist -834 CID Aplicatii 5 actuală
- 27 martie 2021 10:07 dif ist 0 N Fișier:Barrel rotate right.png actuală
- 27 martie 2021 10:04 dif ist 0 Fișier:Barrel shift right.png Gvpopescu a încărcat o versiune nouă pentru Fișier:Barrel shift right.png actuală
- 27 martie 2021 10:03 dif ist 0 N Fișier:Barrel shift right.png
- 26 martie 2021 12:55 dif ist +6 CID Aplicatii 5
- 26 martie 2021 12:54 dif ist +5.839 N CID Aplicatii 5 Pagină nouă: ==Tri-State buffer== '''Tri-State Buffer''' este un circuit care, prin intermediul unui semnal de enable, controleaza daca intrarea sa va fi conectata la iesire sau nu. In cazul in...
- 26 martie 2021 12:39 dif ist 0 N Fișier:Adder 4 inputs.png actuală
- 26 martie 2021 12:31 dif ist 0 Fișier:Connecting Tri-State buffer.png Gvpopescu a încărcat o versiune nouă pentru Fișier:Connecting Tri-State buffer.png actuală
- 26 martie 2021 12:31 dif ist 0 Fișier:Tri-State buffer.png Gvpopescu a încărcat o versiune nouă pentru Fișier:Tri-State buffer.png actuală
- 26 martie 2021 12:19 dif ist 0 N Fișier:Tri-State buffer TB.png actuală
- 26 martie 2021 12:10 dif ist 0 N Fișier:Connecting Tri-State buffer.png
- 26 martie 2021 12:08 dif ist 0 Fișier:Tri-State buffer.png Gvpopescu a încărcat o versiune nouă pentru Fișier:Tri-State buffer.png
- 26 martie 2021 12:06 dif ist 0 N Fișier:Tri-State buffer.png
- 22 martie 2021 16:14 dif ist +22 CID Aplicatii 4 →Memoria ROM–Introducere actuală
- 15 martie 2021 07:21 dif ist +231 CID Aplicatii 3 actuală
- 7 martie 2021 15:32 dif ist +46 CID Aplicatii 2 →Exercitii suplimentare
- 7 martie 2021 15:04 dif ist -30 CID Aplicatii 2 →Exemplul 3
- 7 martie 2021 15:03 dif ist -2 CID Aplicatii 2 →Exemplul 1
- 7 martie 2021 15:02 dif ist -18 CID Aplicatii 2 →Exemplul 2
- 7 martie 2021 15:01 dif ist -10 CID Aplicatii 2 →Exemplul 1
- 7 martie 2021 14:59 dif ist +13 CID Aplicatii 2 →Exemplul 2
- 28 februarie 2021 17:45 dif ist +116 CID Aplicatii 1 actuală
- 28 februarie 2021 17:42 dif ist +31 Circuite Integrate Digitale (2021) →Tutoriale și documentații
- 28 februarie 2021 17:41 dif ist 0 CID Aplicatii 1 →Exercitii suplimentare
- 28 februarie 2021 17:08 dif ist +5.427 N CID Aplicatii 1 Pagină nouă: In aceasta sesiune de aplicatii, vom invata cum sa generam semnale digitale cu ajutorul limbajului Verilog. Generarea de semnale este utilizata in testarea prin simulare a circuite...
- 28 februarie 2021 16:55 dif ist 0 Fișier:CID Aplicatii1 ex1.svg Gvpopescu a încărcat o versiune nouă pentru Fișier:CID Aplicatii1 ex1.svg actuală
- 28 februarie 2021 16:48 dif ist 0 N Fișier:CID Aplicatii1 ex3.svg actuală
- 28 februarie 2021 16:28 dif ist 0 Fișier:CID Aplicatii1 ex2.svg Gvpopescu a încărcat o versiune nouă pentru Fișier:CID Aplicatii1 ex2.svg actuală
- 28 februarie 2021 16:26 dif ist 0 Fișier:CID Aplicatii1 ex2.svg Gvpopescu a încărcat o versiune nouă pentru Fișier:CID Aplicatii1 ex2.svg
- 28 februarie 2021 16:24 dif ist 0 N Fișier:CID Aplicatii1 ex2.svg
- 28 februarie 2021 16:11 dif ist 0 Fișier:CID Aplicatii1 ex1.svg Gvpopescu a încărcat o versiune nouă pentru Fișier:CID Aplicatii1 ex1.svg